Analisis Performansi Dinamik Automatic Voltage Regulator dengan Kombinasi Pengendali pada Arsitektur 2DOF
Dublin Core | PKP Metadata Items | Metadata for this Document | |
1. | Title | Title of document | Analisis Performansi Dinamik Automatic Voltage Regulator dengan Kombinasi Pengendali pada Arsitektur 2DOF |
2. | Creator | Author's name, affiliation, country | Gema Azzanni Putra; Departemen Teknik Elektro Fakultas Teknik Universitas Andalas; Indonesia |
2. | Creator | Author's name, affiliation, country | Heru Dibyo Laksono; Departemen Teknik Elektro Fakultas Teknik Universitas Andalas; Indonesia |
3. | Subject | Discipline(s) | |
3. | Subject | Keyword(s) | Automatic Voltage Regulator, Kendali, PID, 2 DOF |
4. | Description | Abstract | Penelitian ini membahas tantangan dalam pembangkitan tenaga listrik terkait fluktuasi tegangan keluaran generator akibat perubahan beban. Sistem interkoneksi berskala besar menggunakan Automatic Voltage Regulator (AVR) untuk mengatasi fluktuasi tersebut, meningkatkan kehandalan sistem, dan memudahkan perancangan. Sebagian besar AVR yang ada mengadopsi algoritma Proporsional Integral Derivatif (PID), yang terus dikembangkan oleh peneliti. Penelitian dimulai dengan analisis performansi dinamik saat kondisi transient dan kondisi steady state sistem AVR tanpa pengendali, kemudian dilakukan perancangan pengendali Dua Derajat Kebebasan (2 DOF). Pengendali P, I, PI, PD, PID, PDF, dan PIDF, dikombinasikan dalam arsitektur 2 DOF. Konstanta pengendali ditentukan menggunakan PIDTune pada Matlab. Hasil simulasi menunjukkan performansi dinamik enam pengendali yang memenuhi kriteria perancangan, seperti P-PDF, PID-PID, PID-PIDF, PIDF-I, PIDF-PID, dan PIDF-PID. Kesimpulan dari penelitian ini adalah bahwa sistem AVR dengan pengendali arsitektur dua derajat kebebasan memberikan kinerja baik pada kombinasi pengendali tertentu. Kriteria perancangan pada kondisi transien dan kondisi steady state terpenuhi oleh keenam pengendali tersebut. Kesimpulan dari penelitian ini adalah bahwa sistem AVR dengan pengendali arsitektur dua derajat kebebasan memberikan kinerja baik pada kombinasi pengendali tertentu. Sedangkan untuk kondisi steady state nilai kesalahan keadaan mantap pada masukan undak bernilai nol karena tipe sistem AVR dengan keenam pengendali tersebut >1 |
5. | Publisher | Organizing agency, location | Electrical Engineering, Universitas Mercu Buana |
6. | Contributor | Sponsor(s) | |
7. | Date | (YYYY-MM-DD) | 2024-07-02 |
8. | Type | Status & genre | Peer-reviewed Article |
8. | Type | Type | |
9. | Format | File format | |
10. | Identifier | Uniform Resource Identifier | https://publikasi.mercubuana.ac.id/index.php/jte/article/view/26109 |
10. | Identifier | Digital Object Identifier (DOI) | http://dx.doi.org/10.22441/jte.2024.v15i2.007 |
11. | Source | Title; vol., no. (year) | Jurnal Teknologi Elektro; Vol 15, No 2 (2024) |
12. | Language | English=en | en |
13. | Relation | Supp. Files | |
14. | Coverage | Geo-spatial location, chronological period, research sample (gender, age, etc.) | |
15. | Rights | Copyright and permissions |
Copyright (c) 2024 Jurnal Teknologi Elektro![]() This work is licensed under a Creative Commons Attribution-NonCommercial 4.0 International License. |